Мікрапрацэсары AM3352BZCZA100 – MPU ARM Cortex-A8 MPU
♠ Апісанне прадукту
Атрыбут прадукту | Значэнне атрыбута |
Вытворца: | Тэхаскія інструменты |
Катэгорыя прадукту: | Мікрапрацэсары - MPU |
RoHS: | Падрабязнасці |
Стыль мантажу: | Паверхневы мантаж/паверхневы мантаж |
Пакет/корпус: | ПБГА-324 |
Серыя: | AM3352 |
Ядро: | ARM Cortex A8 |
Колькасць ядраў: | 1 ядро |
Шырыня шыны дадзеных: | 32-бітны |
Максімальная тактавая частата: | 1 ГГц |
Памяць інструкцый кэша L1: | 32 кБ |
Кэш-памяць L1: | 32 кБ |
Працоўнае напружанне харчавання: | 1,325 В |
Мінімальная рабочая тэмпература: | - 40°C |
Максімальная рабочая тэмпература: | +125°C |
Упакоўка: | Латок |
Брэнд: | Тэхаскія інструменты |
Памер аператыўнай памяці для дадзеных: | 64 кБ, 64 кБ |
Памер ПЗУ дадзеных: | 176 кБ |
Камплект распрацоўкі: | TMDXEVM3358 |
Напружанне ўводу/вываду: | 1,8 В, 3,3 В |
Тып інтэрфейсу: | CAN, Ethernet, I2C, SPI, UART, USB |
Кэш L2 інструкцый / памяць дадзеных: | 256 кБ |
Тып памяці: | Кэш L1/L2/L3, аператыўная памяць, ПЗУ |
Адчувальнасць да вільгаці: | Так |
Колькасць таймераў/лічыльнікаў: | 8 Таймер |
Серыя працэсараў: | Сітара |
Тып прадукту: | Мікрапрацэсары - MPU |
Колькасць у заводскай упакоўцы: | 126 |
Падкатэгорыя: | Мікрапрацэсары - MPU |
Гандлёвая назва: | Сітара |
Вартавыя таймеры: | Вартавы таймер |
Вага адзінкі: | 1,714 г |
♠ Працэсары AM335x Sitara™
Мікрапрацэсары AM335x, заснаваныя на працэсары ARM Cortex-A8, палепшаны апрацоўкай малюнкаў і графікі, перыферыйнымі прыладамі і прамысловымі інтэрфейсамі, такімі як EtherCAT і PROFIBUS. Прылады падтрымліваюць высокаўзроўневыя аперацыйныя сістэмы (HLOS). Processor SDK Linux® і TI-RTOS даступныя бясплатна ад TI.
Мікрапрацэсар AM335x змяшчае падсістэмы, паказаныя на функцыянальнай блок-схеме, і ніжэй прыведзена кароткае апісанне кожнай з іх:
Змяшчае падсістэмы, паказаныя на функцыянальнай блок-схеме, і кароткае апісанне кожнай з іх:
Падсістэма мікрапрацэсарнага блока (MPU) заснавана на працэсары ARM Cortex-A8, а падсістэма графічнага паскарэння PowerVR SGX™ забяспечвае паскарэнне трохмернай графікі для падтрымкі эфектаў адлюстравання і гульняў. PRU-ICSS асобны ад ядра ARM, што дазваляе незалежную працу і тактавую частату для большай эфектыўнасці і гнуткасці.
PRU-ICSS дазваляе выкарыстоўваць дадатковыя перыферыйныя інтэрфейсы і пратаколы рэальнага часу, такія як EtherCAT, PROFINET, EtherNet/IP, PROFIBUS, Ethernet Powerlink, Sercos і іншыя. Акрамя таго, праграмуемы характар PRU-ICSS, разам з доступам да вывадаў, падзей і ўсіх рэсурсаў сістэмы на крышталі (SoC), забяспечвае гнуткасць у рэалізацыі хуткіх рэакцый у рэжыме рэальнага часу, спецыялізаваных аперацый апрацоўкі дадзеных, карыстальніцкіх перыферыйных інтэрфейсаў і ў разгрузцы задач з іншых ядраў працэсара SoC.
• Працэсар Sitara™ ARM® Cortex® -A8 32-бітны RISC з частатой да 1 ГГц
– Супрацэсар NEON™ SIMD
– 32 КБ інструкцый L1 і 32 КБ кэша дадзеных з выяўленнем адзінкавых памылак (парнасць)
– 256 КБ кэша L2 з кодам карэкцыі памылак (ECC)
– 176 КБ убудаванай загрузачнай памяці
– 64 КБ спецыяльнай аператыўнай памяці
– Эмуляцыя і адладка – JTAG
– Кантролер перапыненняў (да 128 запытаў на перапыненне)
• Убудаваная памяць (агульная аператыўная памяць L3)
– 64 КБ аператыўнай памяці агульнага прызначэння ўбудаванага кантролера памяці (OCMC)
– Даступна для ўсіх майстроў
– Падтрымлівае ўтрыманне інфармацыі для хуткага абуджэння
• Інтэрфейсы знешняй памяці (EMIF)
– Кантролер mDDR(LPDDR), DDR2, DDR3, DDR3L:
– mDDR: тактавая частата 200 МГц (хуткасць перадачы дадзеных 400 МГц)
– DDR2: тактавая частата 266 МГц (хуткасць перадачы дадзеных 532 МГц)
– DDR3: тактавая частата 400 МГц (хуткасць перадачы дадзеных 800 МГц)
– DDR3L: тактавая частата 400 МГц (хуткасць перадачы дадзеных 800 МГц)
– 16-бітная шына дадзеных
– 1 ГБ агульнай адраснай прасторы
– Падтрымка канфігурацый з адной прыладай памяці x16 або дзвюма прыладамі памяці x8
– Кантролер памяці агульнага прызначэння (GPMC)
– Гнуткі 8-бітны і 16-бітны асінхронны інтэрфейс памяці з выбарам да сямі мікрасхем (NAND, NOR, Muxed-NOR, SRAM)
– Выкарыстоўвае код BCH для падтрымкі 4-, 8- або 16-бітнага ECC
– Выкарыстоўвае код Хэммінга для падтрымкі 1-бітнай ECC
– Модуль лакатара памылак (ELM)
– Выкарыстоўваецца сумесна з GPMC для вызначэння адрасоў памылак дадзеных з сіндромных паліномаў, згенераваных з дапамогай алгарытму BCH
– Падтрымка вызначэння месцазнаходжання памылак у блоках памерам 512 байт з 4, 8 і 16 бітамі на аснове алгарытмаў BCH
• Праграмуемая падсістэма блокаў рэальнага часу і падсістэма прамысловай сувязі (PRU-ICSS)
– Падтрымлівае такія пратаколы, як EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ і іншыя
– Два праграмуемыя блокі рэальнага часу (PRU)
– 32-бітны RISC-працэсар з функцыяй загрузкі/захавання дадзеных, здольны працаваць на частаце 200 МГц
– 8 КБ аператыўнай памяці інструкцый з выяўленнем адзінкавай памылкі (парнасць)
– 8 КБ аператыўнай памяці з выяўленнем адзінкавых памылак (парнасць)
– Аднатактны 32-бітны памнажальнік з 64-бітным акумулятарам
– Палепшаны модуль GPIO забяспечвае падтрымку зруху ў/з і паралельную фіксацыю па знешнім сігнале
– 12 КБ агульнай аператыўнай памяці з выяўленнем адзінкавых памылак (парнасць)
– Тры 120-байтавыя банкі рэгістраў, даступныя кожнаму PRU
– Кантролер перапыненняў (INTC) для апрацоўкі ўваходных падзей сістэмы
– Лакальная шына ўзаемасувязі для падключэння ўнутраных і знешніх галоўных прылад да рэсурсаў унутры PRU-ICSS
– Перыферыйныя прылады ўнутры PRU-ICSS:
– Адзін порт UART з кантактамі кіравання патокам, падтрымлівае хуткасць да 12 Мбіт/с
– Адзін модуль пашыранага захопу (eCAP)
– Два порты MII Ethernet, якія падтрымліваюць прамысловы Ethernet, напрыклад, EtherCAT
– Адзін порт MDIO
• Модуль кіравання харчаваннем, скідам і гадзіннікам (PRCM)
– Кіруе ўваходам і выхадам з рэжымаў чакання і глыбокага сну
– Адказвае за паслядоўнасць сну, паслядоўнасць выключэння харчавання, паслядоўнасць абуджэння і паслядоўнасць уключэння харчавання.
– Гадзіннікі
– Інтэграваны высокачастотны генератар з частатой 15–35 МГц, які выкарыстоўваецца для генерацыі апорнага тактавага сігналу для розных сістэмных і перыферыйных тактавых сігналаў
– Падтрымка індывідуальнага кіравання ўключэннем і адключэннем гадзінніка для падсістэм і перыферыйных прылад для садзейнічання зніжэнню спажывання энергіі
– Пяць ADPLL для генерацыі сістэмных тактавых сігналаў (падсістэма MPU, інтэрфейс DDR, USB і перыферыйныя прылады [MMC і SD, UART, SPI, I²C], L3, L4, Ethernet, GFX [SGX530], тактавы сігнал LCD Pixel Clock)
– Магутнасць
– Дзве непераключальныя вобласці харчавання (гадзіннік рэальнага часу [RTC], логіка абуджэння [WAKEUP])
– Тры пераключальныя дамены харчавання (падсістэма MPU [MPU], SGX530 [GFX], перыферыйныя прылады і інфраструктура [PER])
– Рэалізуе SmartReflex™ класа 2B для маштабавання напружання ядра ў залежнасці ад тэмпературы крышталя, зменаў працэсу і прадукцыйнасці (адаптыўнае маштабаванне напружання [AVS])
– Дынамічнае маштабаванне частаты напружання (DVFS)
• Гадзіннік рэальнага часу (RTC)
– Інфармацыя пра дату (дзень-месяц-год-дзень тыдня) і час (гадзіны-хвіліны-секунды) у рэжыме рэальнага часу
– Унутраны генератар 32,768 кГц, логіка RTC і ўнутраны LDO 1,1 В
– Незалежны ўваход скіду пры ўключэнні харчавання (RTC_PWRONRSTn)
– Выдзелены ўваходны кантакт (EXT_WAKEUP) для знешніх падзей абуджэння
– Праграмуемы сігнал трывогі можа выкарыстоўвацца для генерацыі ўнутраных перапыненняў для PRCM (для абуджэння) або Cortex-A8 (для апавяшчэння аб падзеях)
– Праграмуемы сігнал трывогі можа выкарыстоўвацца з знешнім выхадам (PMIC_POWER_EN), каб дазволіць мікрасхеме кіравання харчаваннем аднаўляць дамены харчавання без часу рэальнага часу
• Перыферыйныя прылады
– Да двух хуткасных партоў USB 2.0 DRD (прылада з падвойнай роляй) з інтэграваным PHY
– Да двух прамысловых гігабітных Ethernet MAC-кантролераў (10, 100, 1000 Мбіт/с)
– Інтэграваны перамыкач
– Кожны MAC падтрымлівае інтэрфейсы MII, RMII, RGMII і MDIO
– MAC-адрасы і камутатары Ethernet могуць працаваць незалежна ад іншых функцый
– Пратакол дакладнага часу IEEE 1588v1 (PTP)
– Да двух партоў кантролера (CAN)
– Падтрымлівае CAN версіі 2, часткі A і B
– Да двух шматканальных паслядоўных аўдыёпартаў (McASP)
– Частата перадачы і прыёму да 50 МГц
– Да чатырох паслядоўных кантактаў дадзеных на порт McASP з незалежнымі тактавымі імпульсамі перадачы і прыёму
– Падтрымка часовага падзелу гуку (TDM), міжканальнай гукавой сістэмы (I2S) і падобных фарматаў
– Падтрымка перадачы лічбавага аўдыёінтэрфейса (фарматы SPDIF, IEC60958-1 і AES-3)
– FIFO-буферы для перадачы і прыёму (256 байт)
– Да шасці UART
– Усе UART падтрымліваюць рэжымы IrDA і CIR
– Усе UART падтрымліваюць кіраванне патокам RTS і CTS
– UART1 падтрымлівае поўны кантроль над мадэмам
– Да двух паслядоўных інтэрфейсаў McSPI для галоўнага і падпарадкаванага прылад
– Да двух варыянтаў чыпа
– Да 48 МГц
– Да трох партоў MMC, SD, SDIO
– 1-, 4- і 8-бітныя рэжымы MMC, SD, SDIO
– MMCSD0 мае спецыяльную лінію харчавання для працы ад 1,8 В або 3,3 В
– Хуткасць перадачы дадзеных да 48 МГц
– Падтрымлівае выяўленне карты і абарону ад запісу
– Адпавядае спецыфікацыям MMC4.3, SD, SDIO 2.0
– Да трох галоўных і падпарадкаваных інтэрфейсаў I2C
– Стандартны рэжым (да 100 кГц)
– Хуткі рэжым (да 400 кГц)
– Да чатырох банкаў кантактаў агульнага прызначэння ўводу/вываду (GPIO)
– 32 кантакты GPIO на банк (мультыплексаваныя з іншымі функцыянальнымі кантактамі)
– Вывады GPIO можна выкарыстоўваць у якасці ўваходаў перапыненняў (да двух уваходаў перапыненняў на банк)
– Да трох знешніх уваходаў падзей DMA, якія таксама можна выкарыстоўваць у якасці ўваходаў перапыненняў
– Восем 32-бітных таймераў агульнага прызначэння
– DMTIMER1 — гэта 1-мс таймер, які выкарыстоўваецца для адліку тактаў аперацыйнай сістэмы (ОС).
– DMTIMER4–DMTIMER7 адключаны
– Адзін вартавы таймер
– 3D-графічны рухавік SGX530
– Пліткавая архітэктура, якая забяспечвае да 20 мільёнаў палігонаў у секунду
– Універсальны маштабуемы рухавік шэйдараў (USSE) — гэта шматструменны рухавік, які ўключае функцыянальнасць піксельных і вяршынных шэйдараў.
– Пашыраны набор функцый шэйдараў, які перавышае Microsoft VS3.0, PS3.0 і OGL2.0
– Стандартная падтрымка API Direct3D Mobile, OGL-ES 1.1 і 2.0, а таксама OpenMax
– Дробназярністае пераключэнне задач, балансаванне нагрузкі і кіраванне харчаваннем
– Аперацыі з выкарыстаннем пашыранай геаметрыі, кіраваныя прамым доступам да памяці (DMA), для мінімальнага ўзаемадзеяння з працэсарам
– Праграмуемае згладжванне малюнкаў высокай якасці
– Цалкам віртуалізаваная адрасацыя памяці для працы АС ва ўніфікаванай архітэктуры памяці
• Гульнявая перыферыя
• Аўтаматызацыя дома і прамысловасці
• Бытавая медыцынская тэхніка
• Прынтары
• Інтэлектуальныя сістэмы спагнання платы за праезд
• Падключаныя гандлёвыя аўтаматы
• Вагі
• Навучальныя кансолі
• Пашыраныя цацкі