LPC2468FBD208 Мікракантралятары ARM – MCU Адначыпавы 16-бітны/32-бітны мікра;

Кароткае апісанне:

Вытворцы: NXP USA Inc.

Катэгорыя прадукту: Убудаваныя - мікракантролеры

Тэхнічны ліст:LPC2468FBD208K

Апісанне: IC MCU 32BIT 512KB FLASH 208LQFP

Статус RoHS: Сумяшчальны з RoHS


Дэталь прадукту

Асаблівасці

Прыкладанні

Тэгі прадукту

♠ Апісанне прадукту

Атрыбут прадукту Valor de atributo
Вытворца: NXP
Катэгорыя прадукту: Мікракантралятары ARM - MCU
RoHS: Падрабязнасці
Estilo de montaje: SMD/SMT
Ядро: ARM7TDMI-S
Tamaño de memoria del program: 512 кБ
Ancho de bus de datos: 32 біт/16 біт
Раздзяленне аналогавага лічбавага пераўтваральніка (ADC): 10 біт
Frecuencia de reloj máxima: 72 МГц
Número de entradas / salidas: 160 уводаў-вывадаў
Памяць аператыўнай памяці: 98 кБ
Voltaje de alimentación - Мін.: 3,3 В
Voltaje de alimentación - Макс.: 3,3 В
Мінімальная тэмпература працы: - 40 С
Максімальная тэмпература працы: + 85 С
Empaquetado: паднос
Марка: NXP Semiconductors
Sensibles a la humedad: так
Тып прадукту: Мікракантролеры ARM - MCU
Cantidad de empaque de fábrica: 180
Падкатэгорыя: Мікракантролеры - MCU
Псеўданім de las piezas n.º: 935282457557

♠LPC2468 Адначыпавы 16-бітны/32-бітны мікра;512 кБ флэш-памяці, Ethernet, CAN, ISP/IAP, прылада USB 2.0/хост/OTG, інтэрфейс знешняй памяці

NXP Semiconductors распрацавала мікракантролер LPC2468 вакол 16-бітнага/32-бітнага ядра працэсара ARM7TDMI-S з інтэрфейсамі адладкі ў рэальным часе, якія ўключаюць як JTAG, так і ўбудаваную трасіроўку.LPC2468 мае 512 кБ высакахуткаснай флэш-памяці на чыпепамяць.

Гэтая флэш-памяць уключае спецыяльны 128-бітны інтэрфейс памяці і архітэктуру паскаральніка, якая дазваляе працэсару выконваць паслядоўныя інструкцыі з флэш-памяці на максімальнай сістэмнай тактавай частаце 72 МГц.Гэтая функцыя ёсцьдаступна толькі для сямейства мікракантролераў LPC2000 ARM.

LPC2468 можа выконваць як 32-бітныя інструкцыі ARM, так і 16-бітныя Thumb.Падтрымка двух набораў інструкцый азначае, што інжынеры могуць аптымізаваць свае прыкладанніпрадукцыйнасць або памер кода на ўзроўні падпраграмы.Калі ядро ​​выконвае інструкцыі ў стане Thumb, яно можа паменшыць памер кода больш чым на 30% толькі з невялікай стратай прадукцыйнасці, у той час як выкананне інструкцый у стане ARM максімальна павялічвае ядропрадукцыйнасць.

Мікракантролер LPC2468 ідэальна падыходзіць для шматмэтавых камунікацыйных прыкладанняў.Ён уключае ў сябе кантролер доступу да медыя (MAC) 10/100 Ethernet, поўнахуткасны USB-кантролер прылады/хаста/OTG з 4 кБ аператыўнай памяці канчатковай кропкі, чатырыUART, два канала Controller Area Network (CAN), інтэрфейс SPI, два сінхронных паслядоўных парта (SSP), тры інтэрфейсы I2C і інтэрфейс I2S.Падтрымкай гэтай калекцыі паслядоўных інтэрфейсаў сувязі з'яўляюцца наступныя функцыікампаненты;унутраны прэцызійны асцылятар 4 МГц на чыпе, 98 кБ агульнай аператыўнай памяці, якая складаецца з 64 кБ лакальнай SRAM, 16 кБ SRAM для Ethernet, 16 кБ SRAM для агульнага прызначэння DMA, 2 кБ SRAM з батарэйным харчаваннем і знешняй памяціКантролер (ЭМС).

Гэтыя асаблівасці робяць гэта прылада аптымальна прыдатным для шлюзаў сувязі і пераўтваральнікаў пратаколаў.Разнастайныя магчымасці тактавання і функцыі памяці ў дадатак да мноства кантролераў паслядоўнай сувязі32-бітныя таймеры, палепшаны 10-бітны АЦП, 10-бітны ЦАП, два блока ШІМ, чатыры знешнія кантакты перапынення і да 160 хуткіх ліній GPIO.

LPC2468 падключае 64 кантакты GPIO да апаратнага вектарнага кантролера перапынення (VIC), што азначае гэтыязнешнія ўваходы могуць генераваць перапыненні, выкліканыя краем.Усе гэтыя функцыі робяць LPC2468 асабліва прыдатным для прамысловых сістэм кіравання і медыцыны.


  • Папярэдняя:
  • далей:

  •  Працэсар ARM7TDMI-S з частатой да 72 Мгц.

     512 кБ флэш-памяці праграм на чыпе з магчымасцямі ўнутрысістэмнага праграмавання (ISP) і праграмавання ўнутры прыкладанняў (IAP).Флэш-памяць праграм знаходзіцца на лакальнай шыне ARM для высокапрадукцыйнага доступу да працэсара.

     98 кБ SRAM на чыпе ўключае:

     64 кБ SRAM на лакальнай шыне ARM для высокапрадукцыйнага доступу да працэсара.

     16 кБ SRAM для інтэрфейсу Ethernet.Можа таксама выкарыстоўвацца як SRAM агульнага прызначэння.

     16 кБ SRAM для агульнага выкарыстання DMA, таксама даступны праз USB.

     Назапашвальнік дадзеных SRAM памерам 2 кБ, які сілкуецца ад дамена харчавання гадзінніка рэальнага часу (RTC).

     Сістэма падвойнай пашыранай высокапрадукцыйнай шыны (AHB) дазваляе адначасовае выкананне Ethernet DMA, USB DMA і выкананне праграм з убудаванай флэш-памяці без канкурэнцыі.

     EMC забяспечвае падтрымку асінхронных статычных прылад памяці, такіх як RAM, ROM і флэш-памяць, а таксама дынамічных памяці, такіх як SDRAM з адной хуткасцю перадачы дадзеных.

     Advanced Vectored Interrupt Controller (VIC), які падтрымлівае да 32 вектарных перапыненняў.

     Кантролер DMA агульнага прызначэння (GPDMA) на AHB, які можа выкарыстоўвацца з SSP, I 2S-шынай і інтэрфейсам SD/MMC, а таксама для перадачы з памяці ў памяць.

     Паслядоўныя інтэрфейсы:

     Ethernet MAC з інтэрфейсам MII/RMII і звязаным кантролерам DMA.Гэтыя функцыі знаходзяцца на незалежнай AHB.

     USB 2.0 поўнахуткасны двухпартовы кантролер прылады/хост/OTG з убудаваным PHY і звязаным кантролерам DMA.

     Чатыры UART з генерацыяй дробавай хуткасці перадачы, адзін з мадэмным кіраваннем уводам/вывадам, адзін з падтрымкай IrDA, усе з FIFO.

     Кантролер CAN з двума каналамі.

     Кантролер SPI.

     Два кантролеры SSP з магчымасцямі FIFO і некалькіх пратаколаў.Адзін з іх з'яўляецца альтэрнатывай для порта SPI, падзяляючы яго перапыненне.SSP можна выкарыстоўваць з кантролерам GPDMA.

     Тры інтэрфейсы шыны I2C (адзін з адкрытым сцёкам і два са стандартнымі кантактамі порта).

     Інтэрфейс I 2S (Inter-IC Sound) для ўводу або вываду лічбавага гуку.Яго можна выкарыстоўваць з GPDMA.

     Іншыя перыферыйныя прылады:

     Інтэрфейс карты памяці SD/MMC.

     160 кантактаў уводу/вываду агульнага прызначэння з канфігуруемымі падцягваючымі/паніжальнымі рэзістарамі.

     10-бітны АЦП з мультыплексаваннем 8 кантактаў.

     10-бітны ЦАП.

     Чатыры таймера/лічыльніка агульнага прызначэння з 8 уваходамі захопу і 10 выхадамі параўнання.Кожны блок таймера мае знешні ўвод падліку.

     Два блока ШІМ/таймера з падтрымкай кіравання трохфазным рухавіком.Кожны ШІМ мае ​​знешні падлік уваходаў.

     RTC з асобным даменам харчавання.Крыніцай тактавага сігналу можа быць генератар RTC або тактавы сігнал APB.

     2 кБ SRAM з харчаваннем ад штыфта харчавання RTC, што дазваляе захоўваць даныя, калі астатняя частка чыпа адключана.

     WatchDog Timer (WDT).WDT можа быць тактаваны ад унутранага RC-генератара, RTC-генератара або тактавага сігналу APB.

     Стандартны інтэрфейс тэставання/адладкі ARM для сумяшчальнасці з існуючымі інструментамі.

     Модуль трасіроўкі эмуляцыі падтрымлівае трасіроўку ў рэальным часе.

     Адзін блок сілкавання 3,3 В (ад 3,0 В да 3,6 В).

     Чатыры рэжыму паніжанай магутнасці: бяздзейнасць, сон, адключэнне і глыбокае адключэнне.

     Чатыры знешнія ўваходы перапынення, якія можна канфігураваць як адчувальныя да краю/ўзроўню.Усе кантакты порта 0 і порта 2 можна выкарыстоўваць у якасці адчувальных да краёў крыніц перапыненняў.

     Прачынанне працэсара з рэжыму адключэння праз любое перапыненне, якое можа працаваць у рэжыме адключэння (уключаючы знешнія перапыненні, перапыненне RTC, актыўнасць USB, перапыненне абуджэння Ethernet, актыўнасць шыны CAN, перапыненне кантакту порта 0/2).Дзве незалежныя вобласці магутнасці дазваляюць дакладна наладжваць энергаспажыванне ў залежнасці ад неабходных функцый.

     Кожная перыферыйная прылада мае ўласны дзельнік тактавай частоты для дадатковай эканоміі энергіі.Гэтыя дзельнікі дапамагаюць знізіць актыўную магутнасць на 20-30%.

     Выяўленне адключэння з асобнымі парогамі для перапынення і прымусовага скіду.

     Убудаваны скід пры ўключэнні. Убудаваны кварцавы генератар з працоўным дыяпазонам ад 1 МГц да 25 МГц.

     Унутраны RC-генератар 4 МГц з дакладнасцю 1 %, які дадаткова можа выкарыстоўвацца ў якасці сістэмнага гадзінніка.Пры выкарыстанні ў якасці тактавай частоты працэсара не дазваляе запускаць CAN і USB.

     Убудаваная сістэма ФАПЧ дазваляе працэсару працаваць на максімальнай частаце працэсара без патрэбы ў высокачашчынным крышталі.Можа запускацца ад асноўнага генератара, унутранага генератара RC або генератара RTC.

     Сканаванне межаў для спрошчанага тэставання дошкі.

     Універсальны выбар функцый кантактаў дае больш магчымасцей для выкарыстання перыферыйных функцый у чыпе.

     Вытворчы кантроль

     Медыцынскія сістэмы

     Канвэртар пратаколаў

     Камунікацыі

    Спадарожныя тавары